Le but recherché étant la performance, avoir un processeur hôte similaire à celui que l'on cherche à émuler est la situation la plus favorable.
De toute évidence, il y a des avantages à effectuer différents types de traitement sur un processeur hôte au lieu d’un FPGA.
Le processeur hôte doit lire le bus pour obtenir le code des touches qui ont été appuyées.
Ainsi le processeur hôte est soulagé et peut se consacrer à d’autres tâches, encore plus intéressantes.
Les deux modules mesurent la tension et le courant jusqu'à 50 kéch./s et envoient l'onde continue complète au processeur hôte via le FPGA (field-programmable gate array).
Il suffirait alors de trouver du courant et un processeur hôte pour exécuter ses applications.
C'est là qu'intervient le compilateur JIT (Just In Time) qui compile en assembleur, pour le processeur hôte (x86 ou x64 pour Intel), les instructions de bytecode.
Grâce à son interface série, l’UFS supporte le full-duplex, ce qui permet à la fois la lecture et l’écriture simultanée, entre le processeur hôte et le périphérique UFS.
Exécution de ce bloc natif sur le processeur hôte 21
La commande de l'afficheur se fait à partir d'un processeur hôte et consiste à envoyer le message à afficher précédé d'un octet de format ou de positionnement.
Français
Dansk
Deutsch
Español
Italiano
Nederlands
Svenska
عربى
Български
বাংলা
Český
Ελληνικά
Suomi
עִברִית
हिंदी
Hrvatski
Magyar
Bahasa indonesia
日本語
Қазақ
한국어
മലയാളം
मराठी
Bahasa malay
Norsk
Polski
Português
Română
Русский
Slovenský
Slovenski
Српски
தமிழ்
తెలుగు
ไทย
Tagalog
Turkce
Українська
اردو
Tiếng việt
中文